8-bit微控制器64K/128K/256K字节的系统内可编程闪存;
ATMEGA2561-16AU概述
ATMega640/1280/1281/2560/2561是一款基于增强型RISC架构。
通过在一个时钟周期内执行强大的指令,ATMega640/1280/1281/2560/2561的吞吐量接近每兆赫1mips,允许系统设计器优化功耗与处理速度的关系。
ATMEGA2561-16AU引脚配置
此数据表中包含的典型值基于其他采用相同工艺制造的AVR微控制器。最小值和最大值将在设备特征化后可用。
端口A(PA7..PA0)
端口A是一个8位双向I/O端口,带有内部上拉电阻器(为每个位选择)。这个
端口A输出缓冲区具有对称的驱动器特性,具有高接收器和高源
能力。作为输入,外部拉低的端口A引脚将在上拉时产生电流
电阻器被激活。当重置条件激活时,端口A引脚为三态,
即使时钟不运转。
端口A还提供
ATMega640/1280/1281/2560/2561,如第78页所列。
2.3.4端口B(PB7..PB0)
端口B是一个8位双向I/O端口,带有内部上拉电阻器(为每个位选择)。这个
端口B输出缓冲区具有对称的驱动器特性,具有高接收器和高源
能力。作为输入,外部拉低的端口B引脚将在上拉时产生电流
电阻器被激活。当复位条件激活时,端口B引脚为三态,
即使时钟不运转。
端口B具有比其他端口更好的驱动能力。
端口B还提供
ATMega640/1280/1281/2560/2561,如第79页所列。
2.3.5端口C(PC7..PC0)
端口C是一个8位双向I/O端口,带有内部上拉电阻器(为每个位选择)。这个
端口C输出缓冲区具有对称的驱动特性,具有高接收器和高源
能力。作为输入,外部拉低的端口C引脚将在上拉时产生电流
配置摘要
设备闪存EEPROM RAM
总则
用途I/O引脚
16位分辨率
脉宽调制通道
连载
美国
模数转换器
频道
电阻器被激活。当复位条件激活时,端口C引脚为三态,
即使时钟不运转。
端口C还提供ATMega640/1280/1281/2560/2561的特殊功能
列在第82页。
ATMEGA2561-16AU(http://www.dzsc.com/ic-detail/9_13839.html)包装信息
1.该包装符合Jedec参考MS-026,变体AED。
2.尺寸d1和e1不包括模具突出。允每侧突出0.25 mm。尺寸D1和E1最大塑料体尺寸尺寸包括模具不匹配。
3.铅共面度最大为0.08毫